处理中...

首页 > 资料大全 > 技术资料 >

思源科技芯片布局编辑器Laker+Blitz已全球供货

思源科技芯片布局编辑器Laker+Blitz已全球供货
来源:电子工程专辑 时间:2011-12-05

全球IC设计的EDA供货商思源科技日前宣布Laker Blitz芯片层级布局编辑器已全球供货。 Laker Blitz是Laker客制化自动设计和布局方案的成员,主要使用于集成电路芯片后布局整修的应用,提供高速检视和编辑能力,有效提升布局到制造的芯片下线(tapeout)运作效率,适用于大量资料需求的设计, 如消费性电子产品中广泛使用的先进制程系统单芯片 (System-on-chip, SoC)和内存芯片设计。

芯片完工修整一直是时程压力极大的工作,它是实体设计(Physical Design)进入制造前的后一个步骤。除了需要合并大量的布局档案(GDSII),还要再执行设计规则检验(DRC)与完成后的修正工作。而目前使用者多数利用既有布局工具或布局检视工具( mask viewer)的功能来完成此项工作。 然而这些工具并非专为芯片完工修整应用而设计,常因性能不佳或仅提供极少的编修功能而导致工作效率低下。

相较之下,Laker Blitz为芯片完工修整需求而量身打造, 解决使用者所期面临的困扰,提升了速度和生产力。相较于传统的布局工具,能以5到20倍的高速输入或输出GDSII资料文件。与布局检视工具比较,它不仅提供健全的编辑功能,并支持工具指令语言TCL (Tool Command Language),便于流程自动化之整合应用。

思源科技客制化IC设计方案行销部资深处长Dave Reed 表示:“对于芯片完工修整的工作而言,目前的工具和所需的功能存在着不小的差距。传统布局编辑器速度太慢,布局检视工具不是没有编辑能力或是太少而难以使用,设计规则检验工具则未被适当的整合。Laker Blitz 兼俱速度、容量、与效率,可以显著地减化高密度芯片下线(tape-out)的工时和达成高品质的要求。”

光速般的布局

时下奈米级芯片设计的档案容量通常很大,Laker Blitz以创新技术提供快速输入、读写、编辑 、和输出超大容量的GDSII档案。在Laker Blitz的环境中,使用者能够轻易地加载、检视和操控全层级(Full-Hierarchy) 的芯片布局内容,也可执行子集(cell)、 指定范围、或是全芯片的设计规则检验与错误修正。并且可使用进阶功能来更进一步简化编辑和除错的工作,例如 Highlight-Net 等功能来追踪重要的接线。

思源科技Laker布局环境提供可控制的自动化和无可比拟的软件内部沟通能力,对于模拟、混合讯号、和客制数字设计,使用者能以较少的工作量来达成优质的布局结果。如今已有超过300家公司(包括很多家半导体领导公司)采用Laker布局系统于20奈米的设计中。 由于Laker Blitz是建构在已经被广泛采用的Laker客制化自动布局系统的技术上,Laker的客户可以受惠于相同的使用接口、功能、及既有的工具指令语言(TCL)、和整合的sign-off设计使用规则检验工具,Laker Blitz将是芯片完工修整的选择。