处理中...

首页 > 资料大全 > 解决方案 >

赛灵思新版Vivado设计套件在生产力方面进行两大改进

赛灵思新版Vivado设计套件在生产力方面进行两大改进
来源:中国电子网 时间:2013-04-09

近日,赛灵思公司宣布其业界首款可编程SoC级增强型Vivado™设计套件的版本在生产力方面进行了两大改进。Vivado设计套件2013.1版本新增了一款以IP为中心的设计环境,用以加速系统集成;而其提供的一套完整数据库,则可加速C/C++系统级设计和高层次综合(HLS)。

加速IP创建与集成

为了加速在All Programmable FPGA器件中创建高度集成的、复杂的设计,赛灵思推出了Vivado IP Integrator(IPI)早期试用版本。Vivado IPI可加速RTL、赛灵思IP核、第三方IP核以及C/C++综合的IP核的集成。Vivado IPI采用ARM® AXI互联和IP封装的IP-XACT元数据等业界标准,能提供智能、结构组装正确并与赛灵思 All Programmable解决方案协同优化的设计方案。IP Integrator建立在Vivado设计套件的基础之上,是一款具有器件和平台意识的互动性、图形化和可编写脚本的环境,能支持具有IP意识的自动化AXI互联、单击IP子系统生成、实时DRC、接口变更传播以及强大的调试功能。针对Zynq™-7000 All Programmable SoC设计,嵌入式设计团队现在能够更快速地识别、重用并集成软/硬件IP,满足双核ARM处理系统和高性能FPGA架构的要求。

Atomic Rules 公司CTO Shep Siegel指出:“Vivado帮助我们大幅提升了可重配置计算平台与应用的开发生产力。同时,Vivado IPI和7系列器件的完美结合,也帮助我们加速了开发进程。赛灵思在芯片技术和设计流程方面的创新满足了我们终客户的各种要求,给我们留下了深刻的印象。”

快速了解Vivado IP集成器,请观看视频演示:

//china.xilinx.com/training/vivado/creating-ip-subsystems-with-vivado-ip-integrator.htm

加速系统级设计的数据库

赛灵思业界首款可编程SoC级增强型Vivado(TM)设计套件版本在生产力方面进行了两大改进:2013.1版本新增一款以IP为中心的设计环境,用以加速系统集成;而其提供的一套完整数据库,可加速C/C++系统级设计和高层次综合(HLS)。

为了加速C/C++系统级设计和高层次综合(HLS),赛灵思通过支持业界标准的浮点math.h运算和实时视频处理功能,增强了Vivado HLS库。正在评估Vivado HLS的超过350名活跃用户和1000多家客户,现在就可以立即访问嵌入到OpenCV环境中的视频处理功能,实现运行在双核ARM处理系统上的嵌入式视觉。终解决方案通过硬件加速能将现有的C/C++算法性能提升100倍之多。同时,Vivado HLS相对于RTL设计输入流程而言,可将系统验证和实现速度提高达100倍。针对Zynq-7000 All Programmable SoC设计,设计团队现在能以更快的速度开发双核ARM处理系统的C/C++代码,同时还能自动加速高性能FPGA架构中计算密集型功能的执行。

供货情况

欢迎立即在以下网址下载Vivado设计套件2013.1:www.xilinx.com/cn/download。如欲早期试用IP 集成器并获得Vivado设计套件对Zynq-7000 All Programmable SoC的支持,敬请联系您所在地的销售团队。欢迎报名参加培训,或观看在线Vivado设计套件培训,充分发挥基于Vivado设计套件的目标参考设计作用,大幅提升您的生产力。

热门推荐

更多 >
ESP32-S3 2022-03-16
RG200U 2022-03-16
USR-C322 2022-03-16

资料浏览排行榜

更多 >
商品名称 大小 浏览量
1 EPCS128SI16N 0.94MB 19277次
2 1N4001 0.19MB 15232次
3 DAC1220E 0.95MB 13349次
4 EP1C6Q240I7N 2.47MB 13321次
5 GRM32RR71H105... 0.10MB 11425次
6 DR127-3R3-R 0.72MB 9056次
7 DMG2305UX-7 0.40MB 6766次
8 DMP2008UFG-7 0.24MB 6536次
9 DS1337U+ 0.28MB 6498次
10 DX4R105JJCR18... 0.26MB 6436次