处理中...

首页 > 资料大全 > 技术资料 >

SoC市场快速增长,EDA厂商着力提升验证生产力

SoC市场快速增长,EDA厂商着力提升验证生产力
来源:国际电子商情 时间:2012-06-06
移动计算和通信组件的爆炸性需求推动 SoC 市场快速增长,据市场调研机构GIA预测,到2017年,全球SoC市场规模将达到488亿美元。另一方面,随着半导体工艺技术演进,SoC设计规模以及复杂度不断攀升,SoC验证成为整个设计流程中的关键部分。尤其是在迈入深亚微米工艺节点后,SoC设计和开发遇到了大量的信号完整性问题,同时芯片产品面临的上市压力要求验证工作必须在尽可能短的时间内完成。在这种情况下,传统的事务级验证方法已无法满足新的需求,如何构建一种更快更好的设计验证方法学、提高SoC验证生产率成为业界关注的重点,也是 EDA 工具厂商攻关的重要课题。近期,新思科技( Synopsys )和思源科技( SpingSoft )就分别推出应对SoC验证挑战的新解决方案;此外,双方还通过合作,共同加速整体系统芯片的侦错流程,从而推动SoC产品更快导入应用市场。

验证IP需求攀升

今天,先进的SoC设计中包含了各种复杂的通信协议,为使工程师能够在紧张的项目进度中达到他们的覆盖率目标,验证IP(VIP)成为验证环境中的一个重要组件。为满足业界对下一代验证IP的需求,以提升纠错、性能及SoC集成的易用性,Synopsys公司推出基于全新VIPER架构的Discovery VIP。“下一代的VIPER架构在以协议为中心的验证和SoC层验证领域内为未来的创新奠定了基础。”Synopsys公司高级行销总监Rajiv Maheshwary表示,“Discovery VIP架构所带来的愿景和发展蓝图能够应对SoC验证的下一波挑战。”(拓展阅读: IC现货


Synopsys公司高级行销总监Rajiv Maheshwary

“Discovery VIP为加快并简化复杂SoC设计的验证工作提供了内在性能、易用性及可扩展性。”Maheshwary介绍,Discovery VIP支持所有主流的仿真器,并提供超过其他商用VIP多达4倍的性能;其配置、覆盖率和测试开发能力,可用于提高IP和SoC产能。

“不同于其他商用化的VIP,Discovery VIP完全采用 SystemVerilog 语言编写,在一个采用了另一种不同语言的原始实现周围,也无需任何的 封装 或者方法学扩展。” Maheshwary 指出,Discovery VIP采用支持通用验证方法学(UVM)、验证方法学手册(VMM)和开放式验证方法学(OVM)的架构,而不需要方法学级别的互操作性封装、或者在外层之下的翻译及重新映射。“这不仅消除了不必要的性能开销,而且还提供了其他内在性好处,包括在所有主流仿真器之间的可移植性和在SoC环境中方便地集成,同时还有VIP纠错、覆盖率规划和管理的能力和功能。”Maheshwary说到。

随着协议复杂度的日益增加,通信协议的侦错已成为系统级芯片功能验证中困难且耗费时日的部分。“协议验证已经成为SoC验证的一个至关重要的部分,对产品的成本及上市时间有着重要的意义,”Maheshwary表示,Discovery VIP系列中拥有的Synopsys协议分析器提供了以协议为中心的纠错和智能可视化。这些特殊的功能让工程师们能够快速了解协议活动、识别瓶颈所在、并去除不符合预期的行为。Synopsys的VIP可适用于一个多样化的协议组合,包括USB 3.0、ARM AMBA AXI3、AXI4、ACE、HDMI、MIPI(CSI-2、DSI、HIS等)、40G/100G以太网、PCI Express、SATA、OCP和许多其它应用。

加速侦错流程

时下,SoC设计与验证环境变得愈加复杂,随着协议复杂度不断攀升,纠错已经成为当前功能验证中困难且耗时的部分。现有的侦错解决方案已无法满足实际需求,必须重新设计方案,以使IC设计调试程序可以更符合功能验证环境,从而帮助工程师提升工作效率。为此,SpringSoft推出第三代 Verdi 侦错平台,可让用户借助自定义功能、定制环境以及增强工具间的互操作性来搭建完整的IC侦错平台,该产品同时具备新一代软件架构以增加产品效能与容量的提升。


Springsoft公司常务副总裁兼首席执行官邓强生

“SpringSoft的旗舰产品Verdi在过去几年被全球数以万计的工程师所采用。”Springsoft公司常务副总裁兼首席执行官邓强生谈到,Verdi通过加速对复杂IC与SoC设计工作的彻底了解,进而自实现动化,将侦错时间缩短50%以上,这个全功能的系统通过的数据库与分析引擎,使长时间的行为追踪自动化;提供威力强大的全套设计视野,使设计具体化并且帮助分析因果关系;还运用专利技术体现设计、断言与系统测试基准之间的功能运作与互动。“Verdi已经成为许多中国公司选择的调试标准工具,”SpringSoft公司全球销售中心中国区经理许伟表示,“通过我们的数据库可以加速仿真,集成化所带来的优势还包括提高了使用效率和投资回报率。”

在新版的Verdi3产品中,SpringSoft升级自有的快速信号数据库(FSDB)、用户在使用Verdi3时可以有更高效率的资料访问速度。这些升级包括了多线程的FSDB读取、更精简的FSDB储存档案与并行逻辑仿真档案写出(Parallel Logic Simulation Dumping)。除此之外Verdi3也配备了全新更强大的新版编译程序,支持SystemVerilog语法、更高速的编译性能以及更好错误检验。新版的编译程序可降低30%的编译时间并减少75%的内存使用量。(拓展阅读: IC小批量采购


SpringSoft公司全球销售中心中国区经理许伟

“与上一代产品相比,Verdi3在性能方面提升2倍、数据库储存空间降低30%;并具有更弹性化的定制环境,更容易整合;提供用户可以自制工具的Verdi协作应用平台(VIA platform)等新功能。”许伟说到,此外,还提供更有效率且更可靠的IC设计侦错环境,帮助用户应对日益复杂的IC设计与验证环境。

SpringSoft同时也采用更新的Qt用户图形接口平台改写了Verdi3的用户图形接口(GUI)。借由新的接口,用户可以任意变更窗口中的工具设定,将Verdi3变成SoC侦错环境的仪表板,也可以新增自定义命令(command)、自定义窗口工具栏(toolbar)与快捷键(hotkeys)。这些自定义功能可以让用户将Verdi3定制成每天工作所需的侦错环境,并将自定义的环境储存供日后使用。此外Verdi3也提供了许多便捷的功能,如Spotlight搜寻功能可以方便用户搜寻Verdi3的命令、设定与文件,使用者可以很快速的找到需要的功能与信息而毋须开启相对应的目录。

对Verdi3的使用者而言,这些自定义的功能包括了变更或者新增功能来帮助提升侦错的效率。这个全新的平台提供更便利的用户接口让用户可以轻易的将公司自有的功能、第三方工具以及运用VIA自定义的功能整合进Verdi3平台。工程师可以在Verdi3的图形接口中直接执行用VIA所编写的功能,并且从Verdi3的数据库中所撷取的信息直接显示在Verdi3的图形接口中。

合作共赢

为帮助共同的客户应对验证挑战,加快产品上市时间,SpringSoft与Synopsys宣布建立SpringSoft Verdi自动侦错系统与Synopsys的通信协议分析器之间的紧密连结。“这项合作是通过SpringSoft VIA交流平台实现的,结合彼此的先进技术,共同解决这些问题。”邓强生表示:“VIA交流平台能够整合业界的标准侦错平台Verdi和Synopsys的Discovery VIP,为用户提供加快通信协议侦错的完整解决方案。”

通过合作,Synopsys将通信协议侦错技术整合进SpringSoft的设计侦错技术中,从而进一步强化了系统芯片的验证效率。“作为Synopsys Discovery VIP家族的一部分,Synopsys的通信协议分析器能让工程师快速了解、鉴别设计中的通信协议并进行侦错。”Maheshwary介绍,通过这个连结,鉴别出的通信协议违例和错误能够无缝地传送至Verdi的侦错环境中,以进行信号层的详细分析,并快速地找出造成违例及错误的源头。(拓展阅读: 电源IC采购

“Synopsys Discovery VIP家族中的通信协议分析器提供以通信协议为中心的侦错方法,”Maheshwary指出,这种独特方法使工程师能够快速了解通信协议的活动内容;鉴别出瓶颈所在;并针对不符合预期的行为,尽量去除不需要的详细内容,以便能专注在诸如AXI transactions、USB transfers、PCI Express packets等高级通信协议活动上进行侦错。

而SpringSoft Verdi自动侦错系统,则能够在针对复杂的数字IC组件、设计区块、或整个系统芯片进行验证时,加快诸如寻找、分析、改正错误源头等等程序的速度。“这种整合了通信协议分析器与Verdi的流程能使用户无缝且同步地接触通信协议中的交易、移转、封包、信号层分析等等信息。”邓强生表示,这使得验证工程师们可以专注于重要的领域,从而加速整体系统芯片的侦错流程。